Detail publikace

Realizace Sigma-Delta převodníku pomocí FPGA

ŠTRAUS, P.

Originální název

Realizace Sigma-Delta převodníku pomocí FPGA

Anglický název

Implementation Sigma-Delta converter in FPGA

Typ

článek v časopise - ostatní, Jost

Jazyk

čeština

Originální abstrakt

Tento článek popisuje realizaci Sigma-Delta převodníku prvního řádu, který je realizován pomocí programovatelného hradlového pole (FPGA) a několika externích pasivních součástek, které jsou umístěny mimo hradlové pole. Jednoduchým obvodovým zapojením lze tímto způsobem vytvořit analogově-digitální převodník. Z důvodu měření pomalu se měnícího vstupního analogového signálu byla upravena i rychlost vzorkování dat a rozlišení převodníku, které vyhovuje mimo jiné i pro měření audio signálu či měření teploty. U vytvořeného převodníku byly stanoveny statické a dynamické parametry, podle kterých je možné posoudit kvalitu realizovaného převodníku.

Anglický abstrakt

The paper presents realization of Sigma-Delta converter implemented on FPGA. Some external part and FPGA device can create analog-digital converter, which is simply for realization. Input signal for this converter is analog signal, which is slowly changing. The quality of created converter are describes by static and dynamic parameters. The static parameters are integral non linearity, differential non linearity, gain error and offset error. The dynamic parameters are signal to noise ratio, total harmonic distortion, spurious free dynamic range and effective number of bits.

Klíčová slova

Sigma-Delta převodník, FPGA

Klíčová slova v angličtině

Sigma-Delta converter, FPGA

Autoři

ŠTRAUS, P.

Rok RIV

2011

Vydáno

13. 12. 2011

Místo

Brno

ISSN

1213-1539

Periodikum

Elektrorevue - Internetový časopis (http://www.elektrorevue.cz)

Ročník

64

Číslo

64

Stát

Česká republika

Strany od

64-1

Strany do

64-5

Strany počet

5

URL