Přístupnostní navigace
E-přihláška
Vyhledávání Vyhledat Zavřít
Detail publikačního výsledku
YOUNES, D.; ŠTEFFAN, P.
Originální název
FPGA Implementation of Residue-to-Binary Converters: A Comparison between New CRT-I and MRC Converters for the Moduli Set (2n-1, 2n, 2n+1)
Anglický název
Druh
Článek recenzovaný mimo WoS a Scopus
Originální abstrakt
This paper presents two designs of residue-to-binary converters, namely reverse converters. These designs are based on two well known algorithms for reverse conversion; Mixed-radix conversion (MRC) and the new Chinese remainder theorem 1 (new CRT-I). A comparison is done in order to highlight the differences between the two algorithms when implemented on field programmable gate array FPGA, in terms of time and area consumption. Both converters are dedicated for the moduli set (2n-1, 2n, 2n+1).
Anglický abstrakt
Klíčová slova
Residue number system, residue to binary converters, mixed-radix conversion, new Chinese remainder theorem 1, FPGA implementation
Klíčová slova v angličtině
Autoři
Rok RIV
2012
Vydáno
14.09.2011
Místo
Sofia, Bulgaria
ISSN
1313-1842
Periodikum
Electronics
Svazek
5
Číslo
1
Stát
Bulharská republika
Strany od
11
Strany do
14
Strany počet
4
BibTex
@article{BUT73773, author="Dina {Younes} and Pavel {Šteffan}", title="FPGA Implementation of Residue-to-Binary Converters: A Comparison between New CRT-I and MRC Converters for the Moduli Set (2n-1, 2n, 2n+1)", journal="Electronics", year="2011", volume="5", number="1", pages="11--14", issn="1313-1842" }