Detail aplikovaného výsledku

IP core pro vývoj aplikací na heterogenních platformách

VIKTORIN, J.; KORČEK, P.

Originální název

IP core pro vývoj aplikací na heterogenních platformách

Anglický název

IP core for application development support on the hetoregous platforms

Druh

Software

Abstrakt

IP core je určeno pro prototypování aplikací prostavěných na heterogenních platformách, které pozůstávají z programovatelné logiky - (Field Programmable Gate Array - FPGA) a procesoru (např. ARM). Typickým příkladem je platforma Xilinx Zynq. IP core obsahuje sadu standardních rozhraní, pomocí kterých je možné propojit FPGA komponentu s procesorem. Je implementováno v jazyce VHDL pro FPGA Xilnx řady 7 a je určeno pro vývojové prostředí Xilinx EDK (verze 14.3).

Abstrakt anglicky

IP core supports development and prototyping of an applications on the heterogeneous platforms that consist of programmable logic (i.e. Field Programmable Gate Array - FPGA) and processor (i.e. ARM-based) Typical example is the Xilinx Zynq. IP core consist of set of standard interfaces that helps to connect FPGA component with the processor. It is implemented in the VHDL programming language for Xilinx 7 series and it is developed for use with Xilinx EDK tool.

Klíčová slova

IP Core, Xilinx FPGA, Processor, Interconnection

Klíčová slova anglicky

IP Core, Xilinx FPGA, Processor, Interconnection

Umístění

https://git.fit.vutbr.cz/rsoc-framework

Licenční poplatek

K využití výsledku jiným subjektem je vždy nutné nabytí licence

www

Dokumenty