Publication detail

Útoky postranními kanály na Last-level cache na architekturách ARM a x86

LIESKOVAN, T.

Original Title

Útoky postranními kanály na Last-level cache na architekturách ARM a x86

English Title

Side-channel attacks on the Last-level cache on the ARM and x86 architectures

Type

journal article - other

Language

Czech

Original Abstract

Paměti cache byly navrženy, aby urychlily přístup procesoru do hlavní paměti RAM. Cache uchovává nejčastěji využívaná data, aby zrychlila vykovávání procesů. Last-level cache je sdílený typ paměti ke které přistupuje více procesů, uživatelů, či virtuálních počítačů a uchovávají zde citlivé informace. Neoprávněná manipulace či čtení této paměti představuje velký bezpečnostní problém. Tento článek představuje základní metody analýzy postranním kanálem, které jsou cíleny právě na Last-level cache.

English abstract

Cache memory has been designed to speed up CPU access time to the main RAM memory. Cache stores frequently accessed data to speed up the execution time of processes. Last-level cache is a shared type of memory accessed by multiple processes, users, or virtual machines, and keeps here sensitive information. Unauthorized manipulation (tempering) or reading contents of this memory is a major security issue. This article introduces basic side channel analysis methods that are targeted to the Last-level cache.

Keywords

cache, arm, x86, ram, side-channel

Key words in English

cache, arm, x86, ram, side-channel

Authors

LIESKOVAN, T.

Released

31. 12. 2018

ISBN

1213-1539

Periodical

Elektrorevue - Internetový časopis (http://www.elektrorevue.cz)

Year of study

20

Number

6

State

Czech Republic

Pages from

166

Pages to

171

Pages count

6

BibTex

@article{BUT149007,
  author="Tomáš {Lieskovan}",
  title="Útoky postranními kanály na Last-level cache na architekturách ARM a x86",
  journal="Elektrorevue - Internetový časopis (http://www.elektrorevue.cz)",
  year="2018",
  volume="20",
  number="6",
  pages="166--171",
  issn="1213-1539"
}